C*CORE CCP903T是一款基于C*CORE C9000微处理器的密码安全芯片。基于C9000 PowerPC内核设计,C9000内核支持4发射、9级流水、超标量等技术,原生支持SMP系统;片上集成多种外设,如PCI-E2.0、USB2.0 Host、USB2.0 OTG、GPIO、SPI、UART等。
CCP903T芯片支持包括SM2/SM3/SM4等国密标准算法,以及DES/AES/RSA/SHA1/SHA256/SH384/SHA512等国际通用算法。
CCP903T芯片以C9000处理为核心,算法安全引擎为实现各种密码算法的协处理器,外加必要的RAM、FLASH等资源,相应的安全防护机制以及PCI-E等各种外设接口。芯片组成如下图:
• 4发射RISC架构
• 9级流水
• 超标量技术
• 32KB指令CACHE
• 32KB数据CACHE
• 256KB L2 CACHE
• 支持PCI Express 2.0a 规范
• PCI-E X4接口
• 20Gbps(5 Gbps*4 )数据传输通道
• 支持End-point 模式
• 兼容USB2.0规范
• 兼容EHCI Ver1.0和OHCI Ver1.0a规范
• 支持High-speed, Full-speed,Low-speed传输
• 缓冲区大小可配置,支持16/32/64/128/256 x 32-bit
• 支持USB2.0高速标准和OTG功能
• 支持与一个高速、全速或低速USB设备进行点对点传输
• 支持同步传输和中断传输模式
• 最多可配置16个发送端点和16个接收端点
• 最大支持8路片选配置
• 支持Burst和non-burst设备
• 支持8, 16bit总线宽度
• 支持同步和异步数据锁存
• 每个设备的访问时序可配置
• 支持可编程地址映射
• 支持同CPU和外设间的全双工、同步、串行通信
• 支持轮询和中断方式
• 支持主从两种模式
• 可编程4至16bit数据帧长
• GPIO接口,通用目的输入输出接口
• 可编程的数据传输方向
• 可编程的使能上拉或下拉电阻
• 寄存器支持字、半字、字节读写访问
• 标准ISO7816接口
• 支持卡模式与读卡器模式
• 16或者64字节内置发送或接收FIFO
• 支持串口流控制和Modem软件控制功能
• 全中断优先级别控制
• 独立的发送、接收和状态中断
• 波特率分频因子可编程
• 支持起始位、停止位和奇偶校验位等异步通讯格式配置
• 内部多路物理随机源
• CPU与算法引擎都可以独立调用
• Boot Rom:安全启动,对用户代码进行认证加密保护
• 安全调试控制:可配置调试接口开放与关闭
• 访问控制单元:对地址空间进行授权访问控制
• 安全监视器:实时监测和收集芯片的所有安全信息
• 芯片内部可以生成一个随机根密钥对应用系统密钥进行加密保护
• 电压检测
• 频率检测
• 温度检测
• 电源毛刺检测
• 光照检测
• 物理探测防护
• 金属层防护
• 支持国密的SM2/SM3/SM4等标准算法
• 支持国际通用的AES/DES/3DES/RSA1024/RSA2048算法
• 支持国际通用的SHA1/SHA256/SHA384/SHA512/HMAC算法
• 独立于CPU的硬件算法自主调度
• 对存储在非易失性存储器中的数据进行保护,对数据完整性进行保护
• 商用密码芯片二级
• PCIE密码卡
• 签名/验签服务器
• 安全网关
• 防火墙
• 可信计算
• 5G通信安全
• 视频监控
• 完整的开发环境
• 丰富的驱动库
• 完善的应用解决方案